CASIA OpenIR

浏览/检索结果: 共6条,第1-6条 帮助

限定条件                
已选(0)清除 条数/页:   排序方式:
MaPU编程语言及编译器关键技术研究 学位论文
工程硕士, 北京市海淀区中关村东路95号自动化研究所: 中国科学院自动化研究所, 2019
作者:  申俊志
Adobe PDF(4521Kb)  |  收藏  |  浏览/下载:247/1  |  提交时间:2019/06/20
编程语言设计  编译器设计与实现  Vliw  指令调度  
Advanced Extensible Crossbar Protocol for Connecting Multi-Cores and Shared-Memory on Chip 会议论文
, Beijing,China, 2018,6.15-17
作者:  Hongyu,Meng;  Donglin,Wang;  Zijun,Liu;  Yang,Guo
浏览  |  Adobe PDF(318Kb)  |  收藏  |  浏览/下载:297/100  |  提交时间:2019/05/06
Interconnect  Crossbar  Multi-cores  Shared-memory  
微处理器时钟网络设计的关键技术研究 学位论文
, 北京: 中国科学院大学, 2018
作者:  刘檬
Adobe PDF(20426Kb)  |  收藏  |  浏览/下载:150/13  |  提交时间:2019/01/08
计算机体系结构  集成电路设计  时钟网络  
A High Performance Multi-standard Viterbi Decoder 会议论文
, Shenzhen, China, July 21-23, 2017
作者:  Zhao, Xuying;  Li, Huan;  Wang, Xiaoqin
浏览  |  Adobe PDF(340Kb)  |  收藏  |  浏览/下载:325/105  |  提交时间:2017/12/07
Viterbi Decoder  Multi-standard  High Performance  Forward Traceback  Sliding Window  
An approach to build cycle accurate full system VLIW simulation platform 期刊论文
SIMULATION MODELLING PRACTICE AND THEORY, 2016, 卷号: 67, 期号: 2016, 页码: 14-28
作者:  Yang, Lei;  Wang, Lei;  Zhang, Xing;  Wang, DongLin
Adobe PDF(2567Kb)  |  收藏  |  浏览/下载:378/130  |  提交时间:2016/12/26
Vliw Simulation  Cycle Accurate  Heterogeneous Computing  
MaPU: A Novel Mathematical Computing Architecture 会议论文
http://hpca22.site.ac.upc.edu, Barcelona, Spain, March 12-16 2016
作者:  Donglin Wang;  Shaolin Xie;  Zhiwei Zhang;  Xueliang Du;  Lei Wang;  Zijun Liu;  shaolin.xie@ia.ac.cn
浏览  |  Adobe PDF(2051Kb)  |  收藏  |  浏览/下载:721/183  |  提交时间:2016/04/07
Computer Architecture  Vlsi  High Performance Computing