×
验证码:
换一张
忘记密码?
记住我
切换中国科技网通行证登录
×
切换中国科技网通行证登录
登录
中文版
|
English
中国科学院自动化研究所机构知识库
Knowledge Commons of Institute of Automation,CAS
登录
注册
ALL
ORCID
题名
作者
导师
学科领域
关键词
资助项目
文献类型
出处
会议名称
收录类别
出版者
发表日期
存缴日期
学科门类
学习讨论厅
图片搜索
粘贴图片网址
首页
研究单元&专题
作者
文献类型
知识图谱
新闻&公告
在结果中检索
研究单元&专题
国家专用集成电路设计... [6]
作者
王东琳 [3]
刘子君 [2]
王磊 [1]
王磊 [1]
郭阳 [1]
李桓 [1]
更多...
文献类型
会议论文 [3]
学位论文 [2]
期刊论文 [1]
发表日期
2019 [1]
2018 [2]
2017 [1]
2016 [2]
语种
英语 [3]
中文 [2]
出处
SIMULATION... [1]
http://hpc... [1]
资助项目
收录类别
SCI [2]
EI [1]
导师
王东琳 [2]
资助机构
×
知识图谱
CASIA OpenIR
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共6条,第1-6条
帮助
限定条件
专题:国家专用集成电路设计工程技术研究中心
第一作者的第一单位
第一作者单位
通讯作者单位
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
提交时间升序
提交时间降序
发表日期升序
发表日期降序
作者升序
作者降序
WOS被引频次升序
WOS被引频次降序
题名升序
题名降序
期刊影响因子升序
期刊影响因子降序
MaPU编程语言及编译器关键技术研究
学位论文
工程硕士, 北京市海淀区中关村东路95号自动化研究所: 中国科学院自动化研究所, 2019
作者:
申俊志
Adobe PDF(4521Kb)
  |  
收藏
  |  
浏览/下载:247/1
  |  
提交时间:2019/06/20
编程语言设计
编译器设计与实现
Vliw
指令调度
Advanced Extensible Crossbar Protocol for Connecting Multi-Cores and Shared-Memory on Chip
会议论文
, Beijing,China, 2018,6.15-17
作者:
Hongyu,Meng
;
Donglin,Wang
;
Zijun,Liu
;
Yang,Guo
浏览
  |  
Adobe PDF(318Kb)
  |  
收藏
  |  
浏览/下载:297/100
  |  
提交时间:2019/05/06
Interconnect
Crossbar
Multi-cores
Shared-memory
微处理器时钟网络设计的关键技术研究
学位论文
, 北京: 中国科学院大学, 2018
作者:
刘檬
Adobe PDF(20426Kb)
  |  
收藏
  |  
浏览/下载:150/13
  |  
提交时间:2019/01/08
计算机体系结构
集成电路设计
时钟网络
A High Performance Multi-standard Viterbi Decoder
会议论文
, Shenzhen, China, July 21-23, 2017
作者:
Zhao, Xuying
;
Li, Huan
;
Wang, Xiaoqin
浏览
  |  
Adobe PDF(340Kb)
  |  
收藏
  |  
浏览/下载:325/105
  |  
提交时间:2017/12/07
Viterbi Decoder
Multi-standard
High Performance
Forward Traceback
Sliding Window
An approach to build cycle accurate full system VLIW simulation platform
期刊论文
SIMULATION MODELLING PRACTICE AND THEORY, 2016, 卷号: 67, 期号: 2016, 页码: 14-28
作者:
Yang, Lei
;
Wang, Lei
;
Zhang, Xing
;
Wang, DongLin
Adobe PDF(2567Kb)
  |  
收藏
  |  
浏览/下载:378/130
  |  
提交时间:2016/12/26
Vliw Simulation
Cycle Accurate
Heterogeneous Computing
MaPU: A Novel Mathematical Computing Architecture
会议论文
http://hpca22.site.ac.upc.edu, Barcelona, Spain, March 12-16 2016
作者:
Donglin Wang
;
Shaolin Xie
;
Zhiwei Zhang
;
Xueliang Du
;
Lei Wang
;
Zijun Liu
;
shaolin.xie@ia.ac.cn
浏览
  |  
Adobe PDF(2051Kb)
  |  
收藏
  |  
浏览/下载:721/183
  |  
提交时间:2016/04/07
Computer Architecture
Vlsi
High Performance Computing