| 支持复数运算和子字并行的64位定浮点乘法器 |
| 王东琳 ; 张志伟; 尹志刚; 林啸; 谢少林 ; 闫寒; 薛晓军
|
| 2010-04-28
|
公开日期 | 2010-09-22
|
授权国家 | CN
|
专利类型 | 发明
|
摘要 | 本发明公开了一种支持复数运算和子字并行的64位定浮点乘法器,该乘法器由四个32位乘法器组合而成,其中每个32位乘法器均包含一个作为输出的“进位”串和一个作为输出的“和”串,四个32位乘法器共包含四个“进位”串和四个“和”串,该四个“进位”串和该四个“和”串通过一个8-2压缩器进行压缩,得到一个新的“进位”串和一个新的“和”串,然后求和作为该乘法器的输出。利用本发明,降低了关键通路延时,减小了运算资源开销。 |
专利号 | CN201010162368.X
|
专利状态 | 授权
|
文献类型 | 专利
|
条目标识符 | http://ir.ia.ac.cn/handle/173211/8449
|
专题 | 国家专用集成电路设计工程技术研究中心
|
作者单位 | 中国科学院自动化研究所
|
推荐引用方式 GB/T 7714 |
王东琳,张志伟,尹志刚,等. 支持复数运算和子字并行的64位定浮点乘法器. CN201010162368.X[P]. 2010-04-28.
|
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论