CASIA OpenIR
(本次检索基于用户作品认领结果)

浏览/检索结果: 共4条,第1-4条 帮助

限定条件            
已选(0)清除 条数/页:   排序方式:
Parallel Polar Encoding in 5G Communication 会议论文
, 巴西纳塔尔, 2018-6
作者:  Yang Guo;  Shaolin Xie;  Zijun Liu;  Lei Yang;  Donglin Wang
浏览  |  Adobe PDF(377Kb)  |  收藏  |  浏览/下载:336/114  |  提交时间:2019/05/10
A Self-Indexed Register File for Efficient Arithmetical Computing Hardware 会议论文
, UK, 2017-10
作者:  Lei Yang;  Shaolin Xie;  Zijun Liu;  Xueliang Du;  DongLin Wang
浏览  |  Adobe PDF(707Kb)  |  收藏  |  浏览/下载:312/74  |  提交时间:2018/05/07
Register File  Arithmetical Computing  Energy Efficient  
A reconfigurable ASIC-like image polyphase interpolation implementation method 会议论文
, ShenZhen, 2017-7
作者:  Lei Yang;  Ruoshan Guo;  Shaolin Xie;  Donglin Wang
浏览  |  Adobe PDF(210Kb)  |  收藏  |  浏览/下载:338/114  |  提交时间:2018/05/07
Image Interpolation  Acceleration  Reconfigurable Implementation  
MaPU: A Novel Mathematical Computing Architecture 会议论文
http://hpca22.site.ac.upc.edu, Barcelona, Spain, March 12-16 2016
作者:  Donglin Wang;  Shaolin Xie;  Zhiwei Zhang;  Xueliang Du;  Lei Wang;  Zijun Liu;  shaolin.xie@ia.ac.cn
浏览  |  Adobe PDF(2051Kb)  |  收藏  |  浏览/下载:743/189  |  提交时间:2016/04/07
Computer Architecture  Vlsi  High Performance Computing