CASIA OpenIR

浏览/检索结果: 共5条,第1-5条 帮助

限定条件    
已选(0)清除 条数/页:   排序方式:
A High-Efficiency FPGA-Based Accelerator for Binarized Neural Network 期刊论文
Journal of Circuits, Systems, and Computers, 2019, 卷号: 28, 期号: 1, 页码: 1
作者:  Guo Peng;  Ma Hong;  Ruizhi Chen;  Donglin Wang
浏览  |  Adobe PDF(1487Kb)  |  收藏  |  浏览/下载:338/143  |  提交时间:2019/06/17
Cnn  Bnn  Fpga  Accelerator  
Progress in a novel architecture for high performance processing 期刊论文
JAPANESE JOURNAL OF APPLIED PHYSICS, 2018, 卷号: 57, 期号: 4
作者:  Zhang, Zhiwei;  Liu, Meng;  Liu, Zijun;  Du, Xueliang;  Xie, Shaolin;  Ma, Hong;  Ding, Guangxin;  Ren, Weili;  Zhou, Fabiao;  Sun, Wenqin;  Wang, Huijuan;  Wang, Donglin
收藏  |  浏览/下载:323/0  |  提交时间:2018/10/10
预测线长驱动的二分布局算法 期刊论文
Journal of Southeast University (english Edition), 2008, 卷号: 24(4) (EI), 期号: 2008年04期, 页码: 462-467
作者:  蒿杰;  马鸿;  彭思龙;  HaoJie;  MaHong;  PengSilong,
Adobe PDF(453Kb)  |  收藏  |  浏览/下载:118/0  |  提交时间:2017/01/13
层次化 / 互连线 / 布局 / 超大规模集成电路 / 线长预测  
Simultaneous non-uniform wire segmenting and buffer insertion 期刊论文
Gaojishu Tongxin/Chinese High Technology Letters, 2009, 卷号: 19, 期号: 7, 页码: 735-740
作者:  Ma, Hong;  Ho, Chingyen;  Peng, Silong
收藏  |  浏览/下载:111/0  |  提交时间:2015/08/12
Fast wire segmenting algorithm considering layout density and signal integrity 期刊论文
High Technology Letters, 2009, 卷号: 15, 期号: 4, 页码: 416-422
作者:  Ma, Hong;  Ho, Chingyen, Peng, Silong;  Ho, Chingyen
收藏  |  浏览/下载:64/0  |  提交时间:2015/08/12
Candidate Location  Buffer Insertion  Layout Density  Slew  Noise